Xilinx PlanAhead Design Analysis Tool 10.1 (强大电子开发分析...

XilinxPlanAheadDesignAnalysisTool10.1(强大

  • 80分
  • 浏览次数:213
  • 行业分类:机械设备
软件大小: 未知
软件授权:免费
上传时间:2022-03-18

Xilinx PlanAhead Design Analysis Tool 10.1 (强大电子开发分析工具):
ISE design suite 10.1终于于2008.4月释放。业界最完整的可编程逻辑设计解决方案,用于实现最优性能、功率管理、降低成本和提高生产率。

ISE设计套件10.1提供了一个集成环境,专为逻辑,嵌入式或DSP设计

Xilinx ISE design suite 10.1除了具有目前市场上最快的速度,Xilinx ISE design suite 10.1和新的Virtex-4? FPGA系列还具有多达200,000个的逻辑单元和高达500 MHz的频率性能,使设计者能够实现完全崭新的设计前景!Xilinx ISE design suite 10.1领略世界上最容易使用的、首屈一指的PLD设计环境,由顶级FPGA工具供应商提供的高级逻辑解决方案Xilinx ISE design suite 10.1

xilinx出品的层级化设计与分析解�Q方案。

本软件提供更快,更有效的FPGA设计解决方案,帮助达到您的性能目标。
该工具可以简化合成与逻辑配置(place-and-route)作业之间的设计步骤,允许把大块的设计分割成小块的,易于管理的模块,给设计者提供了一个层级化设计方案。

Xilinx ISE design suite 10.1 关键特性
支持Virtex-4系列器件 – 业界第一个多平台FPGA
与最接近的竞争产品相比,Xilinx Fmax技术的平均性能快出10%-37%,最高性能快出70%。
可以节省一个或多个速度等级的成本,并可在逻辑设计中实现最低的总成本。
可支持多处理器工作站,通过在设计流程中采用超线程技术,使您能够节省项目时间并充分使用工作站设备。
无可比拟的易用性和获得广泛支持的平台
2004与2005年的独立调查显示:ISE是FPGA设计者的首选。
推出其深受欢迎的集成软件环境 (ISE) 设计工具套件10.1版,新版本增加了新的 ISE Fmax 技术,具有增强的物理综合能力,可提高 Virtex?-4 和 Spartan?-3 架构的性能和时序收敛特性。通过使用 ISE 10.1 软件,设计者可将性能提升至比以前ISE 版本平均高出10% 到 37%,与相比,并将使用 Virtex-4 FPGA的性能提升至最高可超出竞争解决方案的70%。ISE 8.2i 还对其业界唯一的局部重配置技术进行了增强,可实现更低的成本、更小的尺寸和更低的功耗。

  通过以低于上一个ISE 版本的成本来提供相同的平均速度等级,这些新特性旨在进一步加强赛灵思面向高性能系统设计的解决方案,包括具有嵌入式处理、数字信号处理 (DSP) 和高级连接性协议等功能的设计。通过在 ISE 工具中使用高级物理综合功能,设计者可最大程度地提高性能吞吐率,加快上市时间,降低总开发成本。此外,诸如 ChipScope? Pro 8.2i 片内调试 (in-silicon debug) 集成以及更为强大的局部重配置支持等特性进一步缩短了开发时间,降低了系统成本。

“我们一直在与设计者们合作以解决他们的关键挑战,如时序收敛、成本和系统设计复杂度等。ISE 8.2i 通过高级设计编译优化很好地解决了这些问题,提供了实质性的自动化 Fmax 提升和直观的新界面特性,”赛灵思公司设计软件部副总裁 Bruce Talley 说。“现在设计者可以有更大的把握来满足其最终产品的系统性能、功能性和成本目标。”

ISE Fmax 性能技术可将设计速度提升至最高超出竞争解决方案 70%

  新的 ISE Fmax 技术采用高效算法以改善物理综合与逻辑优化的结果,使 Virtex-4 FPGA 的性能优势比竞争器件可最多高出 70%。ISE Fmax 技术包括用于设计重定时、时序驱动包装与布局、性能评估与布局后逻辑优化的一整套功能。最新版本中包含的 ISE Xplorer 工具是一个易于使用的脚本,可帮助设计者评估和优化 Virtex-4 与 Spartan-3 FPGA 的性能,对于时序驱动设计可比以前版本平均提高 10% 的性能。ISE 10.1 提供了一种性能评估模式,可对没有时序约束的设计提供 37% 的直接性能改善。

  ISE Fmax 技术与由 Synplicity 和 Mentor Graphics 提供的综合优化技术互为补充。综合优化技术与 ISE Fmax 技术的结合可使用户满足苛刻的时序目标。

  “新的 ISE 10.1软件与 Synplify Pro 综合技术产品的结合,为赛灵思 FPGA 设计者们提供了推进时序性能的优势,”Synplicity 公司 FPGA 产品营销主管 Jeff Garrison 说。“我们一直与赛灵思保持紧密合作,以确保我们的最新技术,如最近在我们的 Synplify Premier 产品中引入的基于图形的物理综合际醯龋�能够�?ISE 软件实现对接,从而为整个赛灵思 FPGA 产品线提供最快的时序收敛。”

  “Mentor Graphics的高级 Precision Synthesis 解决方案在赛灵思 ISE 8.2i 版中的紧密集成,为我们的共同客户同时提供了两种环境的最佳特性,” Mentor Graphics 公司设计创建与综合技术部总经理 Simon Bloch 说。“Precision Synthesis 中经过客户验证的设计分析技术,可实现自动/交互优化与用户控制之间的恰当平衡,现在可为ISE 8.2i 中业界领先的赛灵思Fmax 技术提供有力补充。”

业界唯一的局部重配置解决方案

  通过推出 10.1 版本,赛灵思增加了一种新的方法,以增强其业界首个且唯一的局部重配置解决方案。局部重配置可降低系统成本、尺寸、器件数量及功耗,适用于众多的应用,如软件无线电 (SDR) 和高性能计算等。设计者现在可以在器件其余部分继续运行的同时将不同的硬件配置动态加载到 FPGA 的同一区域。这种实时可编程特性建立在现场可升级性和多引导方法的基础上。现场可升级性和多引导方法已经使许多赛灵思客户通过实时诊断提升了系统可靠性,降低了现场服务成本,并延长了市场中已有产品的使用寿命。

易用性提高了生产率

  ISE 10.1在性能评估模式中提供了快 37% 的按钮,可实现对无需约束的设计进行快速和轻松的评估。ISE 8.2i 还提供了对双核 CPU 工作站的支持,可实现更快的编译时间和在多个 CPU 核上的设计作业并行处理。业界最全面的功耗分析解决方案 Xpower、WebPower Tools 8.2i 中改进的 Web 分析功能以及新的功耗优化布线技术都进一步加强了这些能力。ISE 10.1 Project Navigator(项目浏览器)和集成的 ISE Simulator(仿真器)工具在所有平台上提供了全新直观的 Windows XPTM 外观和感受,使 ISE 8.2i 比以前任何时候都更容易学习和使用。

ChipScope Pro 8.2i

  ChipScope Pro 10.1 的发布提供了业界最完善和易用的调试解决方案,最快可超出仿真50 倍。ChipScope Pro 内核资源估计器可让用户发掘片上调试与验证功能选项,如触发宽度、采样深度,以及高级功能如触发排序和存储资格审查等,以决定片上可视性与 FPGA 资源分配之间的最佳平衡。
 

下载地址
  • 登录后查看下载地址!
相关下载

Ta的简介

   
介绍:致力于为涂装、饮料产业链服务,助企业发展。
17721 发表文章 4 粉丝 0 关注

公众号

小程序

在线客服